home *** CD-ROM | disk | FTP | other *** search
/ NetNews Usenet Archive 1993 #3 / NN_1993_3.iso / spool / comp / arch / 12441 < prev    next >
Encoding:
Internet Message Format  |  1993-01-28  |  661 b 

  1. Path: sparky!uunet!think.com!spdcc!das-news.harvard.edu!ogicse!stever
  2. From: stever@anago.cse.ogi.edu (Steve Rehfuss)
  3. Newsgroups: comp.arch
  4. Subject: DSP chip design
  5. Message-ID: <49154@ogicse.ogi.edu>
  6. Date: 27 Jan 93 23:20:39 GMT
  7. Article-I.D.: ogicse.49154
  8. Sender: news@ogicse.ogi.edu
  9. Distribution: world
  10. Organization: Oregon Graduate Institute - Computer Science & Engineering
  11. Lines: 8
  12.  
  13. DSP chips are optimized for a certain class of algorithms, relative to
  14. general purpose microprocessors.  What's a good reference on the architectural
  15. tradeoffs being made vis-a-vis the class of algorithms targeted?
  16.  
  17. Thanks in advance,
  18. Steve Rehfuss
  19. stever@anago.cse.ogi.edu
  20.  
  21.