home *** CD-ROM | disk | FTP | other *** search
/ Power-Programmierung / CD2.mdf / gnu / djgpp / src / binutils.2 / include / opcode / h8300.h < prev    next >
Encoding:
C/C++ Source or Header  |  1993-05-30  |  11.4 KB  |  276 lines

  1. /* Opcode table for the H8-300
  2.    Copyright (C) 1991,1992 Free Software Foundation.
  3.    Written by Steve Chamberlain, sac@cygnus.com.
  4.  
  5. This file is part of GDB, the GNU Debugger and GAS, the GNU Assembler.
  6.  
  7. This program is free software; you can redistribute it and/or modify
  8. it under the terms of the GNU General Public License as published by
  9. the Free Software Foundation; either version 2 of the License, or
  10. (at your option) any later version.
  11.  
  12. This program is distributed in the hope that it will be useful,
  13. but WITHOUT ANY WARRANTY; without even the implied warranty of
  14. MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
  15. GNU General Public License for more details.
  16.  
  17. You should have received a copy of the GNU General Public License
  18. along with this program; if not, write to the Free Software
  19. Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.  */
  20.  
  21. typedef int op_type;
  22.  
  23. #define Hex0    0
  24. #define Hex1     1
  25. #define Hex2     2
  26. #define Hex3     3
  27. #define Hex4     4
  28. #define Hex5     5
  29. #define Hex6     6
  30. #define Hex7     7
  31. #define Hex8     8
  32. #define Hex9     9
  33. #define HexA     10
  34. #define HexB     11
  35. #define HexC     12
  36. #define HexD     13
  37. #define HexE     14
  38. #define HexF     15
  39. #define START          0x20
  40. #define KBIT         0x21        /* K is #1, or #2, yielding 0x0 or 0x8 */
  41. #define IMM3         0x22        /* bit number */
  42. #define RD8         0x23        /* 8 bit reg as 2nd op  */
  43. #define RD16         0x24        /* 16 bit reg as 2nd op */
  44. #define RS8         0x25        /* 8 bit reg as 1st op */
  45. #define RS16         0x26        /* 16 bit reg 1st op */
  46. #define IMM8         0x27        /* constant which fits into 8 bits */
  47. #define IMM16         0x28        /* constant which fits into 16 bits */
  48. #define CCR         0x29        /* CCR reg */
  49. #define ABS8SRC     0x2a        /* abs 8 address mode */
  50. #define ABS8DST        0x2b        /* abs 8 address mode */
  51. #define DISP8         0x2c        /* pc rel displacement */
  52. #define ABS16SRC     0x2d        /* abs 16 address mode */
  53. #define ABS16OR8SRC     0x2e        /* abs 16 address mode, but could be abs 8 */
  54. #define ABS16DST     0x2f        /* abs 16 address mode */
  55. #define ABS16OR8DST     0x30        /* abs 16 address mode */
  56. #define DISPSRC     0x31        /* @(r:16) address mode src */
  57. #define DISPDST     0x32        /* @(r:16) address mode dst*/
  58. #define DISPREG     0x33        /* register from DISP address mode */
  59. #define RDDEC         0x34        /* @-rn mode */
  60. #define RSINC         0x35        /* @rn+ mode */
  61. #define RDIND         0x36        /* @R mode dst */
  62. #define RSIND         0x37        /* @R mode src */
  63. #define MEMIND         0x38        /* @@abs8 mode */
  64. #define ABS16ORREL8SRC    0x39              /* abs 16bit or pcrel */
  65. #define IGNORE         0x3a
  66. #define B30          0x40         /* bit 3 must be low */
  67. #define B31          0x80        /* bit 3 must be high */
  68. #define E              0x81        /* End of list */
  69.  
  70.  
  71. #ifdef INSIM
  72. #define OR8 RD8
  73. #define OR16 RD16
  74. #else
  75. #define OR8 RS8
  76. #define OR16 RS16
  77. #endif
  78.  
  79. struct code 
  80. {
  81.   op_type nib[9];
  82. } ;
  83.  
  84. struct arg 
  85. {
  86.   op_type nib[3];
  87. } ;
  88.  
  89. struct h8_opcode 
  90. {
  91.   int time;
  92.   char *name;
  93.   struct arg args;
  94.   struct code data;
  95.   int length;
  96.   int noperands;
  97.   int idx;
  98.   int size;
  99.     
  100. };
  101.  
  102.  
  103.  
  104.  
  105.  
  106. #ifdef DEFINE_TABLE
  107.  
  108. #define BITOP(imm, name, op00, op01,op10,op11, op20,op21)\
  109. { 2, name,    {imm,RD8,E},    {op00, op01, imm, RD8, E, 0, 0, 0, 0}, 0, 0, 0, 0},\
  110. { 6, name,    {imm,RDIND,E},    {op10, op11, RDIND, 0, op00,op01, imm, 0, E}, 0, 0, 0, 0},\
  111. { 6, name,    {imm,ABS8DST,E},{op20, op21, ABS8DST, IGNORE, op00,op01, imm, 0,E}, 0, 0, 0, 0}
  112.  
  113. #define EBITOP(imm, name, op00, op01,op10,op11, op20,op21)\
  114.    BITOP(imm, name, op00+1, op01, op10,op11, op20,op21),\
  115.    BITOP(RS8,  name, op00, op01, op10,op11, op20,op21)
  116.  
  117. #define WTWOP(name, op1, op2) \
  118. { 2, name, {RS16, RD16, E}, { op1, op2, RS16, RD16, E, 0, 0, 0, 0}, 0, 0, 0, 0}
  119.  
  120. #define BRANCH(name, op) \
  121. { 4,name,{DISP8,E,0}, { Hex4, op, DISP8, IGNORE, E, 0, 0, 0, 0}, 0, 0, 0, 0}
  122.  
  123. #define SOP(x,name) \
  124. {x,  name 
  125. #define EOP   }
  126.  
  127.  
  128. #define TWOOP(name, op1, op2,op3) \
  129. { 2,name, {IMM8, RD8, E},    { op1, RD8, IMM8, IGNORE, E, 0, 0, 0, 0}, 0, 0, 0, 0},\
  130. { 2,name, {RS8, RD8, E},    { op2, op3, RS8, RD8, E, 0, 0, 0, 0}, 0, 0, 0, 0} 
  131.  
  132. #define UNOP(name, op1, op2) \
  133. { 2, name, {OR8, E, 0}, { op1, op2, 0, OR8, E, 0, 0, 0, 0}, 0, 0, 0, 0}
  134.  
  135. #define UNOP3(name, op1, op2, op3) \
  136. { 2,name , {OR8, E, 0}, {op1, op2, op3, OR8, E, 0, 0, 0, 0}, 0, 0, 0, 0}
  137.  
  138. struct h8_opcode h8_opcodes[] 
  139. {
  140.   TWOOP("add.b", Hex8, Hex0,Hex8),
  141.   WTWOP("add.w", Hex0, Hex9),
  142.   SOP(2,"adds"), {KBIT,RD16|B30, E}, {Hex0, HexB, KBIT, RD16|B30, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  143.   TWOOP("addx", Hex9,Hex0,HexE),
  144.   TWOOP("and", HexE,Hex1,Hex6),
  145.   SOP(2,"andc"),  {IMM8, CCR, E}, { Hex0, Hex6, IMM8, IGNORE, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  146.   BITOP(IMM3|B30, "band", Hex7, Hex6, Hex7, HexC, Hex7, HexE),
  147.   BRANCH("bra", Hex0),
  148.   BRANCH("bt", Hex0),
  149.   BRANCH("brn", Hex1),
  150.   BRANCH("bf", Hex1),
  151.   BRANCH("bhi", Hex2),
  152.   BRANCH("bls", Hex3),
  153.   BRANCH("bcc", Hex4),
  154.   BRANCH("bhs", Hex4),
  155.   BRANCH("bcs", Hex5),
  156.   BRANCH("blo", Hex5),
  157.   BRANCH("bne", Hex6),
  158.   BRANCH("beq", Hex7),
  159.   BRANCH("bvc", Hex8),
  160.   BRANCH("bvs", Hex9),
  161.   BRANCH("bpl", HexA),
  162.   BRANCH("bmi", HexB),
  163.   BRANCH("bge", HexC),
  164.   BRANCH("blt", HexD),
  165.   BRANCH("bgt", HexE),
  166.   BRANCH("ble", HexF),
  167.   EBITOP(IMM3|B30,"bclr", Hex6, Hex2, Hex7, HexD, Hex7, HexF),
  168.   BITOP(IMM3|B31,"biand", Hex7, Hex6, Hex7, HexC, Hex7, HexE),
  169.   BITOP(IMM3|B31, "bild", Hex7, Hex7,Hex7, HexC, Hex7, HexE),
  170.   BITOP(IMM3|B31, "bior", Hex7, Hex4,Hex7, HexC, Hex7, HexE),
  171.   BITOP(IMM3|B31, "bist", Hex6, Hex7,Hex7, HexD, Hex7, HexF),
  172.   BITOP(IMM3|B31, "bixor", Hex7, Hex5,Hex7, HexC, Hex7, HexE),
  173.   BITOP(IMM3|B30, "bld", Hex7, Hex7,Hex7, HexC, Hex7, HexE),
  174.   EBITOP(IMM3|B30,"bnot", Hex6, Hex1, Hex7, HexD, Hex7, HexF),
  175.   BITOP(IMM3|B30,"bor", Hex7, Hex4,Hex7, HexC, Hex7, HexE),
  176.   EBITOP(IMM3|B30,"bset", Hex6, Hex0,Hex7, HexD, Hex7, HexF),
  177.   SOP(6,"bsr"),{DISP8, E, 0},{ Hex5, Hex5, DISP8,IGNORE, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  178.   BITOP(IMM3|B30, "bst", Hex6, Hex7,Hex7, HexD, Hex7, HexF),
  179.   EBITOP(IMM3|B30, "btst", Hex6, Hex3,Hex7, HexC, Hex7, HexE),
  180.   BITOP(IMM3|B30, "bxor", Hex7,Hex5,Hex7, HexC, Hex7, HexE),
  181.   TWOOP( "cmp.b",HexA, Hex1, HexC),
  182.   WTWOP( "cmp.w",Hex1,HexD),
  183.   UNOP( "daa",Hex0, HexF),
  184.   UNOP( "das",Hex1, HexF),
  185.   UNOP( "dec",Hex1, HexA),
  186.   SOP(6,"divxu"),{RS8, RD16|B30, E}, { Hex5, Hex1, RS8, RD16|B30, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  187.   SOP(50,"eepmov"),{ E, 0, 0}, {Hex7, HexB, Hex5, HexC, Hex5, Hex9, Hex8, HexF,E}, 0, 0, 0, 0 EOP,
  188.   UNOP( "inc", Hex0, HexA),
  189.   SOP(4,"jmp"),{RSIND|B30, E, 0}, {Hex5, Hex9, RSIND|B30, Hex0, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  190.   SOP(6,"jmp"),{ABS16ORREL8SRC, E, 0}, {Hex5, HexA, Hex0, Hex0, ABS16ORREL8SRC, IGNORE,IGNORE,IGNORE,E}, 0, 0, 0, 0 EOP,
  191.   SOP(8,"jmp"),{MEMIND, E, 0}, {Hex5, HexB, MEMIND,IGNORE, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  192.   SOP(6,"jsr"),{RSIND|B30, E, 0}, {Hex5, HexD, RSIND|B30, Hex0, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  193.   SOP(8,"jsr"),{ABS16ORREL8SRC, E, 0}, {Hex5, HexE, Hex0, Hex0,
  194.                   ABS16ORREL8SRC,IGNORE,IGNORE,IGNORE, E}, 0, 0, 0, 0 EOP,
  195.   SOP(8,"jsr"),{MEMIND, E, 0}, {Hex5, HexF, MEMIND, IGNORE,E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  196.   SOP(2,"ldc"),{IMM8, CCR, E}, { Hex0, Hex7, IMM8,IGNORE, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  197.   SOP(2,"ldc"),{OR8, CCR, E}, { Hex0, Hex3, Hex0, OR8, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  198.   SOP(2,"mov.b"),{RS8, RD8, E}, { Hex0, HexC, RS8, RD8, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  199.   SOP(2,"mov.b"),{IMM8, RD8, E}, { HexF, RD8, IMM8,IGNORE, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  200.   SOP(4,"mov.b"),{RSIND|B30,RD8, E}, { Hex6, Hex8, RSIND|B30, RD8, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  201.   SOP(6,"mov.b"),{DISPSRC,RD8, E}, { Hex6, HexE, DISPREG|B30, RD8,
  202.                     DISPSRC, IGNORE, IGNORE, IGNORE, E}, 0, 0, 0, 0 EOP,
  203.   SOP(6,"mov.b"),{RSINC|B30, RD8, E}, { Hex6, HexC, RSINC|B30, RD8, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  204.   SOP(4,"mov.b"),{ABS16OR8SRC, RD8, E}, { Hex6, HexA, Hex0, RD8,ABS16OR8SRC,
  205.                       IGNORE,IGNORE,IGNORE,E}, 0, 0, 0, 0 EOP,
  206.   SOP(4,"mov.b"),{ABS8SRC, RD8, E}, { Hex2, RD8, ABS8SRC,IGNORE, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  207.   SOP(4,"mov.b"),{RS8, RDIND|B30, E}, { Hex6, Hex8, RDIND|B31, RS8, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  208.   SOP(6,"mov.b"),{RS8, DISPDST, E}, { Hex6, HexE, DISPREG|B31,
  209.                      RS8,DISPDST, IGNORE, IGNORE, IGNORE, E}, 0, 0, 0, 0 EOP,
  210.   SOP(6,"mov.b"),{RS8, RDDEC|B31, E}, { Hex6, HexC, RDDEC|B31, RS8, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  211.   SOP(4, "mov.b"),{RS8, ABS16OR8DST, E}, { Hex6, HexA, Hex8, RS8,
  212.                        ABS16OR8DST,IGNORE,IGNORE,IGNORE, E}, 0, 0, 0, 0 EOP,
  213.   SOP(4, "mov.b"),{RS8, ABS8DST, E}, { Hex3, RS8, ABS8DST,IGNORE, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  214.   SOP(2, "mov.w"),{RS16|B30, RD16|B30, E},{ Hex0, HexD, RS16|B30,
  215.                        RD16|B30, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  216.   SOP(4,"mov.w"),{IMM16, RD16|B30, E}, { Hex7, Hex9, Hex0, RD16|B30,
  217.                     IMM16,IGNORE,IGNORE,IGNORE, E}, 0, 0, 0, 0 EOP,
  218.   SOP(4,"mov.w"),{RSIND|B30,RD16|B30, E},{ Hex6, Hex9, RSIND|B30,
  219.                       RD16|B30, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  220.   SOP(6,"mov.w"),{DISPSRC,RD16|B30, E}, { Hex6, HexF, DISPREG|B30,
  221.                      RD16|B30, DISPSRC, IGNORE, IGNORE, IGNORE,E}, 0, 0, 0, 0 EOP,
  222.   SOP(6,"mov.w"),{RSINC|B30, RD16|B30, E}, { Hex6, HexD, RSINC|B30,
  223.  RD16|B30, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  224.   SOP(6,"mov.w"), {ABS16SRC, RD16|B30, E}, { Hex6, HexB, Hex0,
  225.                       RD16|B30,ABS16SRC,IGNORE,IGNORE,IGNORE, E}, 0, 0, 0, 0 EOP,
  226. SOP(6,"mov.w"),  {RS16|B30, RDIND|B30, E},{ Hex6, Hex9, RDIND|B31,
  227.                        RS16|B30, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  228. SOP(6,"mov.w"), {RS16|B30, DISPDST, E}, { Hex6, HexF, DISPREG|B31,
  229.                      RS16|B30,DISPDST, IGNORE,IGNORE,IGNORE,E}, 0, 0, 0, 0 EOP,
  230. SOP(6,"mov.w"), {RS16|B30, RDDEC|B30, E},{ Hex6, HexD, RDDEC|B31,
  231.                       RS16|B30, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  232. SOP(6,"mov.w"), {RS16|B30, ABS16DST, E}, { Hex6, HexB, Hex8, RS16|B30,
  233.                       ABS16DST, IGNORE, IGNORE, IGNORE, E}, 0, 0, 0, 0 EOP,
  234. SOP(10,"movfpe"), {ABS16SRC, RD8, E}, { Hex6, HexA, Hex4, RD8,
  235.                       ABS16SRC,IGNORE,IGNORE,IGNORE, E}, 0, 0, 0, 0 EOP,
  236. SOP(10,"movtpe"), {RS8, ABS16DST, E}, { Hex6, HexA, HexC, RS8,
  237.                       ABS16DST,IGNORE,IGNORE,IGNORE,
  238.                       E}, 0, 0, 0, 0 EOP,
  239. SOP(14,"mulxu"), {RS8, RD16|B30, E}, { Hex5, Hex0, RS8, RD16|B30, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  240. SOP(2, "neg"), {OR8, E, 0},  { Hex1, Hex7, Hex8, OR8, E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  241. SOP(2, "nop"), {E, 0, 0},  { Hex0, Hex0, Hex0, Hex0,E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  242. SOP(2, "not"), {OR8,E, 0},  { Hex1, Hex7, Hex0, OR8,E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  243. TWOOP("or", HexC, Hex1, Hex4),
  244. SOP(2, "orc"), {IMM8, CCR,E}, { Hex0, Hex4, IMM8,IGNORE,E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  245. SOP(6, "pop"), {OR16|B30,E, 0},  { Hex6, HexD, Hex7, OR16|B30,E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  246. SOP(6, "push"), {OR16|B30,E, 0},  { Hex6, HexD, HexF, OR16|B30,E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  247.  UNOP3( "rotl",Hex1, Hex2,Hex8),
  248.  UNOP3( "rotr",Hex1, Hex3, Hex8),
  249.  UNOP3( "rotxl",Hex1, Hex2, Hex0),
  250.  UNOP3( "rotxr",Hex1, Hex3, Hex0),
  251. SOP(10,"bpt"), {E, 0, 0},  { Hex5, Hex2, Hex7, Hex0,E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  252. SOP(10,"rte"), {E, 0, 0},  { Hex5, Hex6, Hex7, Hex0,E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  253. SOP(8,"rts"), {E, 0, 0},  { Hex5, Hex4, Hex7, Hex0,E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  254.  UNOP3( "shal", Hex1, Hex0, Hex8),
  255.  UNOP3( "shar", Hex1, Hex1, Hex8),
  256.  UNOP3( "shll", Hex1, Hex0, Hex0),
  257.  UNOP3( "shlr", Hex1, Hex1, Hex0),
  258. SOP(2,"sleep"), {E, 0, 0},  { Hex0, Hex1, Hex8, Hex0,E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  259. SOP(2,"stc"), {CCR, RD8,E}, { Hex0, Hex2, Hex0, RD8,E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  260. SOP(2,"sub.b"), {RS8,RD8,E}, { Hex1, Hex8, RS8, RD8,E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  261. SOP(2,"sub.w"), {RS16|B30, RD16|B30,E},  {Hex1, Hex9, RS16|B30,RD16|B30,E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  262. SOP(2,"subs"), {KBIT,RD16|B30,E}, { Hex1, HexB, KBIT, RD16|B30,E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  263.  TWOOP("subx",HexB, Hex1, HexE),
  264.  TWOOP("xor", HexD, Hex1, Hex5), 
  265. SOP(2,"xorc"), {IMM8, CCR,E}, { Hex0, Hex5, IMM8,IGNORE,E, 0, 0, 0, 0}, 0, 0, 0, 0 EOP,
  266.  0
  267. };
  268. #else
  269. extern struct h8_opcode h8_opcodes[] ;
  270. #endif
  271.  
  272.  
  273.  
  274.  
  275.