home *** CD-ROM | disk | FTP | other *** search
/ NetNews Usenet Archive 1993 #3 / NN_1993_3.iso / spool / comp / lsi / 814 < prev    next >
Encoding:
Internet Message Format  |  1993-01-28  |  43.4 KB

  1. Xref: sparky comp.lsi:814 comp.lsi.cad:1353 news.answers:5482
  2. Path: sparky!uunet!nwnexus!ole!quick!sumax.seattleu.edu!news.u.washington.edu!usenet.coe.montana.edu!saimiri.primate.wisc.edu!sdd.hp.com!decwrl!csus.edu!ucdavis!altarrib!hemlock
  3. From: altarrib@hemlock.eecs.ucdavis.edu (Michael Altarriba)
  4. Newsgroups: comp.lsi,comp.lsi.cad,news.answers
  5. Subject: comp.lsi.cad Frequently Asked Questions With Answers (Part 2/2) [LONG]
  6. Summary: This is a biweekly posting of frequently asked questions with answers 
  7.          the for comp.lsi / comp.lsi.cad newsgroups. It should be consulted 
  8.          before posting questions to comp.lsi or comp.lsi.cad.
  9. Keywords: FAQ
  10. Message-ID: <lsi-cad-faq/part2_728157462@tyfon.eecs.ucdavis.edu>
  11. Date: 27 Jan 93 18:00:21 GMT
  12. Expires: 24 Feb 93 17:57:42 GMT
  13. References: <lsi-cad-faq/part1_728157462@tyfon.eecs.ucdavis.edu>
  14. Sender: usenet@ucdavis.ucdavis.edu
  15. Reply-To: clcfaq@eecs.ucdavis.edu
  16. Followup-To: comp.lsi.cad
  17. Organization: Department of Electrical and Computer Engineering, UC Davis
  18. Lines: 966
  19. Approved: news-answers-request@MIT.Edu
  20. Supersedes: <lsi-cad-faq/part2_726789231@tyfon.eecs.ucdavis.edu>
  21.  
  22. Archive-name: lsi-cad-faq/part2
  23.  
  24.     synthesis
  25.   - De Micheli, G.: "HERCULES - A System for High-Level Synthesis", Proceedings
  26.     of the 25th ACM/IEEE Design Automation Conference, pp. 483-488, IEEE 1988
  27.  
  28.   SEHWA
  29.   - University of Southern California, USA
  30.   - pipeline-realizations from behavioral descriptions
  31.   - Park, N. "SEWHA: A Program for Synthesis of Pipelines", Proc. 23rd ACM/IEEE
  32.     Design Automation Conference, pp. 454-460, IEEE 1986.
  33.  
  34.   SIEMENS' SYNTHESIS SYSTEM
  35.   - Siemens, Germany
  36.   - partitioning, data path allocation and scheduling
  37.   - Scheichenzuber, J. et al.: "Global Hardware Synthesis from
  38.     Behavioral Dataflow Descriptions", Proc. of the 27th DAC, pp. 456-461,
  39.     June 1990.
  40.  
  41.   SOCRATES
  42.   - General Electric, University of Colorado, USA
  43.   - expert system
  44.   - logic optimization and mapping for different technologies
  45.   - de Geus, A.J., "The Socrates Logic Synthesis and Optimization System",
  46.     Design Systems for VLSI Circuits, pp. 473-498, Martinus Nijhoff Publishers,
  47.     1987.
  48.  
  49.   SPAID
  50.   - Universty of Waterloo, Canada
  51.   - DSP-synthesis for silicon compiler realizations
  52.   - Haroun, B.: "Architectural Synthesis for DSP Silicon Compilers", IEEE
  53.     Transactions on Computer-Aided Design, pp. 431-447, Vol. 8, No 4, April 1989.
  54.  
  55.   SYNFUL
  56.   - Bell-Northern Research, Canada
  57.   - RTL and FSM synthesis for a production environment
  58.   - G. Ward, "Logic Synthesis at BNR: A SYNFUL Story", Proceedings
  59.     Canadian Conference on Very Large Scale Integration, October 1990.
  60.  
  61.   SYSTEM ARCHITECT'S WORKBENCH
  62.   - Carnagie-Mellon University, USA
  63.   - behavioral synthesis
  64.   - Thomas, D. "The System Architect's Workbench", Proceedings of the 25th
  65.     ACM/IEEE Design Automation Conference, pp. 337-343, IEEE 1988
  66.  
  67.   UCB'S SYNTHESIS SYSTEM
  68.   - UCB, USA
  69.   - transformations, scheduling and data path allocation
  70.   - Devadas, S.: "Algorithms for Hardware Allocation in Data Path
  71.     Synthesis", IEEE Trans. on CAD, pp. 768-781, July 89
  72.  
  73.   SPLICER
  74.   - University of Illinois, USA
  75.   - scheduling and data-path allocation
  76.   - Pangrle, B.M.: "Splicer: A Heuristic Approach to Connectivity
  77.     Binding", Proc. of the 25th DAC, pp. 536-541, June 1988.
  78.  
  79.   V COMPILER
  80.   - IBM, USA
  81.   - scheduling and data path allocation from V-language
  82.   - Berstis, V: "The V Compiler: Automatic Hardware Design", IEEE Design
  83.     and Test, pp. 8-17, April 1989.
  84.  
  85.   VSS
  86.   - Univ. of California at Irvine, USA
  87.   - transformations, scheduling and data path allocation from VHDL to
  88.     MILO
  89.   - Lis, J. et al.: "Synthesis from VHDL", Proc. ICCD'88, pp. 378-381,
  90.     October 1988.
  91.  
  92.   YORKTOWN SILICON COMPILER
  93.   - IBM T.J.Watson Research Centre, USA
  94.   - data path synthesis, logic synthesis etc.
  95.   - Brayton, R.K., et al. "The Yorktown Silicon Compiler", Silicon Compilation,
  96.     pp. 204-311, Addison-Wesley, 1988
  97.  
  98. 17: What free tools are there available, and what can they do?
  99.  
  100.   (This section can be viewed as a cross reference to the detailed descrip-
  101.   tion of software that follows.)
  102.  
  103.     Analog VLSI and Neural Systems: Caltech VLSI CAD Tools
  104.  
  105.     Automated place and route: octtools, Lager
  106.  
  107.     Digital design environment: Galaxy CAD
  108.  
  109.     Lsi (polygon) schematic capture: magic, octtools(vem)
  110.  
  111.     Layout Verification: caltech tools (netcmp), gemini (Washington
  112.     Univerity), wellchk (MUG)
  113.  
  114.     PCB auto/manual place and route: PADS pcb, PCB (Just for testing lsi
  115.     designs, of course :)
  116.  
  117.     Simulation: irsim(comes with magic), esim, pspice, isplice3, watand,
  118.     switcap2
  119.  
  120.     Synthesis: octtools, blis, Lager, item, (see section on synthesis)
  121.  
  122.     Standard schematic capture: PADS logic, PSPICE for windows
  123.  
  124. 18: What Berkeley Tools are available for anonymous ftp?
  125.  
  126.   available from ic.berkeley.edu: (pub)
  127.  
  128.   adore: switched capacitor layout generator.  (Requires Octtools 5.1 to
  129.   compile.)
  130.  
  131.   bdd:
  132.  
  133.   road: analog layout router
  134.  
  135.   sis: simplifies both sum-of-products and generic multi-level boolean
  136.   expressions; it includes many tools including espresso, bdd
  137.  
  138.   ext2spice: enhanced ext2spice for use with magic
  139.  
  140.   available from gatekeeper.dec.com: (pub/misc)
  141.  
  142.   espresso: simplifies sum-of-products boolean expressions
  143.  
  144. 19: What Berkeley Tools are available through ILP?
  145.  
  146.   (From MUG 20 Contributed by Carol Block of U. C. Berkeley)
  147.  
  148.   A new version of the popular circuit simulator, Spice3F2, is now avail-
  149.   able from the Industrial Liaison Program (ILP) Office at the University
  150.   of California, Berkeley.  A new release of Octtools will be forthcoming
  151.   in 1993. Enclosed is a list of software distributed by this office.
  152.  
  153.   Adore, BBL.2, Berkeley Building-Block Layout System, Berkeley Computer
  154.   Integrated Manufacturing System, Parameter Extraction Program for BSIM,
  155.   Parameter Extraction for BSIM2, Bear-FP, Bert, BLIS, Spice 2G with BSIM
  156.   Implementation, Cider, Ditroff/Gremlin, Ecstasy, EDIF 2 0 0, Elogic,
  157.   ES1:Electrostatis 1-Dimensional Periodic Plasma, Franz Lisp, Gabriel,
  158.   Glitter, IBC: Traveling-Wave-Tube Simulation, IEEE-754 Test Vector, Jsim,
  159.   Jspice, Lanso, Magic-X11R3-Patch, Magic 1990 Decwrl/Livermore Release,
  160.   Mahjong, Mighty, Octtools, Parmex Pix-Parmex, Plasma Device Simulation
  161.   Codes, PLA Tools, Proteus, Ptolemy, Relax, Ritual, Sample, Sample-3D,
  162.   Additional SAMPLE Documentation, Simpl-IPX and Simpl System 5, SIS, SPAM,
  163.   Sparse, Spectre, Spice 2G6, Spice 3F2, Additional SPICE Documentation,
  164.   Splat, Splice 3.0, Supercrystal, SWEC, Tempest, TimberWolf 3.2, Tsize,
  165.   1986 VLSI Tools, Wombat.
  166.  
  167.   Within a few weeks, a new catalog will be available via anonymous FTP.
  168.   Users will also be able to obtain forms, ordering instruc- tions and some
  169.   software via this  means.   Generally,  recipients will  have  to com-
  170.   plete an Agreement Form and pay a documentation and handling fee of about
  171.   $250 per program.
  172.  
  173.   ILP can now distribute most of  its  programs  in  a  variety  of media,
  174.   including: QIC-120, QIC-150, QIC-320, 8mm (2.2 gig), TK 50 (DEC tape for-
  175.   mat), 9-track 1600 bpi and 9-track 6250  bpi.   Visa and  Mastercard ord-
  176.   ers will be accepted on-line by 1993.  Most of the software may be freely
  177.   redistributed either within an organi- zation  or  to other organiza-
  178.   tions, both within the United States and abroad, subject to the certain
  179.   restrictions,  including  all U.S.   Government restrictions, particu-
  180.   larly those concerning ex- port.
  181.  
  182.           For additional information, contact:
  183.  
  184.                Industrial Liaison Program
  185.                205 Cory Hall
  186.                Software Distribution Office
  187.                University of California at Berkeley
  188.                Berkeley, CA  94720
  189.  
  190.                TEL: (510) 643-6687
  191.                FAX: (510) 643-6694
  192.                ilpsoftware@hera.berkeley.edu
  193.  
  194. 20: Berkeley Spice (Current version 3f2)
  195.  
  196.   (From spice_info on ic.berkeley.edu)
  197.  
  198.     Acquiring Spice 3f2
  199.  
  200.   For more information on how to acquire Spice3f2, please send your physi-
  201.   cal mailing address to "ilpsoftware@berkeley.edu" and request a software
  202.   catalog.  This will give you all of the necessary information for order-
  203.   ing Spice3f2 and other Berkeley CAD software, including an order form and
  204.   use agreements.  At last check, the cost for spice3f2 was $250.00 (this
  205.   price may change without notice).
  206.  
  207.     Systems supported and Formats Supplied
  208.  
  209.       Spice3f2 has been compiled on the following systems:
  210.           Ultrix 4, RISC or VAX
  211.           SunOS 4, Sun3 or Sun4
  212.           AIX V3, RS/6000
  213.           HP-UX 8.0, 9000/700
  214.           MS-DOS on the IBM PC, using MicroSoft C 5.1 or later
  215.  
  216.   The following systems have been successfully tested either in the past or
  217.   by someone outside of UC Berkeley.
  218.  
  219.           Dynix 3.0, Sequent Symmetry or Balance (does _not_ take advantage of
  220.                   parallelism)
  221.           HP-UX 7.0, 9000/300
  222.           Irix 3.2, SGI Personal Iris
  223.           NeXT 2.0
  224.           Apple MacIntosh, Using Think C
  225.  
  226.   Spice3f2 is distributed in source form only.  The C compiler "gcc" has
  227.   been used successfully to compile spice3f2, as well as the standard com-
  228.   pilers for the systems listed above.
  229.  
  230.   Spice3 displays graphs under X11, PostScript, or a graphics-terminal
  231.   independent library, or as a crude, spice2-like line-printer plot.  On
  232.   the IBM PC, CGA, EGA, and VGA displays are supported through the Micro-
  233.   Soft graphics library.  Note in particular that there is no Suntools
  234.   interface.
  235.  
  236.   Note the the X11 interface to Spice3 expects realease 4 or later, and
  237.   requires the "Athena Widgets Toolkit" ("Xaw") which may be available only
  238.   in the "unsupported" portion of your vendor software.  A version of
  239.   "OpenWindows" has problems due to undefined routines during linking --
  240.   linking with a null copy of these routines has reportedly worked, but
  241.   "OpenWindows" has not been tested in any way for this release.
  242.  
  243.   Note that for practical performance a math co-processor is required for
  244.   an IBM PC based on the 286 processor.  A math co-processor is also recom-
  245.   mended for the more advanced IBM PC systems.
  246.  
  247.   (from posting to comp.lsi.cad) The Windows NT port of spice3e2, Spice32,
  248.   is available via ftp from site ftp.cica.indiana.edu, /pub/pc/win3/nt.
  249.   Filename is spice100.zip. A similar port of nutmeg is included.
  250.  
  251.   The Unix distribution comes on 1/2" 9-track tape in "tar" format, TK50
  252.   tape (DEC tape), or QIC-150 1/4" cartridge tape (Sun cartridge tape).
  253.   The MS-DOS distribution comes on several 3.5" floppy diskettes (both high
  254.   and low density) in the standard MS-DOS format.  The contents of both
  255.   distributions are identical, including file names.
  256.  
  257.     New features in 3f2
  258.  
  259.   The following is a list of new features and fixes from the previous major
  260.   release of Spice3 (3e.2) (see the user's manual for details):
  261.  
  262.                   AC and DC Sensitivity.
  263.                   MOS3 discontinuity fix ("kappa").
  264.                   Added a new JFET fitting parameter.
  265.                   Minor initial conditions fix.
  266.                   Rewritten or fixed "show" and "trace" commands.
  267.                   New interactive commands "showmod" and "alter".
  268.                   Minor bug-fixes to the Pole-Zero analysis.
  269.                   Miscellaneous bug fixes in the front end.
  270.  
  271.               Additional features since release 3d.2 are:
  272.                   Lossy transmission line model (not available under MS-DOS).
  273.                   Proper calculation of sheet resistance in MOS models.
  274.                   A new command ("where") to aid in debugging troublesome
  275.                           circuits.
  276.                   Smith-chart plots improved.
  277.                   Arbitrary sources in subcircuits handled correctly.
  278.                   Arbitrary source reciprocal calculations and DC biasing
  279.                           now done correctly.
  280.                   Minor bug-fixes to the Pole-Zero analysis.
  281.                   Miscellaneous bug fixes in the front end.
  282.  
  283.     A Note on Version Numbering
  284.  
  285.   Spice versions are numbered "NXM", where "N" is a number representing the
  286.   major release (as in re-write), "X" is a letter representing a feature
  287.   change reflected by a change in the documentation, and "M" is a number
  288.   indicating a minor revision or bug-patch number.
  289.  
  290.     FTP Access and Upgrades
  291.  
  292.   There is no anonymous ftp access for the Spice3 source.  The manual for
  293.   spice3f2 (in it's postscript format) is available via anonymous ftp from
  294.   "ic.berkeley.edu" in the directory "pub/spice3/um.3f.ps/".  If you are
  295.   interested in the troff/me source, contact the email address below (the
  296.   "make" files and whatnot are somewhat cumbersome for the manual).
  297.  
  298.   Patches or upgrades for Spice3 are _not_ normally supplied, however we
  299.   have made exceptions to this rule, particularly in the case of minor ver-
  300.   sion changes (such as 3f2 to 3f3).
  301.  
  302.     Email Address for Problems
  303.  
  304.   Please direct technical inquiries to "spice@berkeley.edu" or "spice-
  305.   bugs@berkeley.edu" (for now these addresses are the same), and ordering
  306.   or redistribution queries to "ilpsoftware@berkeley.edu".  If you find
  307.   that your email to "spice" or "spice-bugs" doesn't get a response in a
  308.   few days, resend your message.
  309.  
  310. 21: Octtools (Current version 5.1)
  311.  
  312.   (From the ANNOUNCE-5.1 that comes with it)
  313.  
  314.   Octtools is a collection of programs and libraries that form an
  315.   integrated system for IC design.  The system includes tools for PLA and
  316.   multiple-level logic synthesis, state assignment, standard-cell, gate-
  317.   matrix and macro-cell placement and routing, custom-cell design, circuit,
  318.   switch and logic-level simulation, and a variety of utility programs for
  319.   manipulating schematic, symbolic, and geometric design data.  Most tools
  320.   are integrated with the Oct data manager and the VEM user interface.
  321.  
  322.   The software requires UNIX, the window system X11R4 including the Athena
  323.   Widget Set. The design manager VOV and a few other tools require the C++
  324.   compiler g++.
  325.  
  326.   Octtools-5.1 have been built and tested on the following combinations of
  327.   machines and operating systems: DECstation 3100, 5000 running Ultrix 4.1
  328.   and 4.2; DEC VAX running Ultrix 4.1 and 4.2; Sun 3 and 4 running OS 4.0
  329.   and Sun SparcStation running OS 4.0.  The program has been tried on the
  330.   following machines, but is not supported: Sequent Symmetry, IBM RS/6000
  331.   running AIX 3.1.
  332.  
  333.   To obtain a copy of Octtools 5.1 (8mm, tk50, or 1/4inch cartridge QIC150)
  334.   and a printed copy of the documentation) for a $250 distribution charge,
  335.   see section on Berkeley ILP.
  336.  
  337.   Questions may be directed to octtools@ic.berkeley.edu.
  338.  
  339. 22: Ptolemy (Current version 0.4):
  340.  
  341.   (From comp.dsp FAQ)
  342.  
  343.   Ptolemy provides a highly flexible foundation for the specification,
  344.   simulation, and rapid prototyping of systems.  It is an object oriented
  345.   framework within which diverse models of computation can co-exist and
  346.   interact.  For example, using Ptolemy a data-flow system can be easily
  347.   connected to a hardware simulator which in turn may be connected to a
  348.   discrete-event system, etc.  Because of this, Ptolemy can be used to
  349.   model entire systems.
  350.  
  351.   In addition, Ptolemy now has code generation capabilities.  From a flow
  352.   graph description, Ptolemy can generate both C code and DSP assembly code
  353.   for rapid prototyping.  Note that code generation is not yet complete,
  354.   and is included in the current release for demonstration purposes only.
  355.  
  356.   Ptolemy has been used for a broad range of applications including signal
  357.   processing, telecomunications, parallel processing, wireless communica-
  358.   tions, optical phase lock loops, real time systems, and hardware/software
  359.   co-design.  Ptolemy has also been used as a lab for signal processing and
  360.   communications courses.  Currently Ptolemy has hundreds of users in over
  361.   75 sites, both in industry and academia.
  362.  
  363.   Ptolemy is available for the Sun 4 (sparc) and DecStation (MIPS) archi-
  364.   tectures.  A port to the HP workstation is in progress.  Installing the
  365.   system requires 49 Mbytes for Ptolemy (64 Mbytes after you optionally
  366.   rebuild) and 16 Mbytes for the Gnu tools subset.  At least 8 Mbytes of
  367.   physical memory are required.
  368.  
  369.   Ptolemy has been developed at UC Berkeley over the past 3 years.  Further
  370.   information, including papers and the complete release notes, is avail-
  371.   able from the FTP site.
  372.  
  373.   A license is no longer required to receive Ptolemy.  The source code,
  374.   binaries, and documentation are available by anonymous ftp from
  375.   ptolemy.berkeley.edu, under /pub/ptolemy. Consult the file /pub/README
  376.   for further information.
  377.  
  378. 23: Lager (Current version 4.0):
  379.  
  380.   (From MUG 18)
  381.  
  382.   The LAGER system is a set of CAD tools for performing parameterized VLSI
  383.   design with a slant towards DSP applications (but not limited to DSP
  384.   applications).  A standard cell library, datapath library, several module
  385.   generators and several pad libraries comprise the cell library.  These
  386.   tools and libraries have originated from UC Berkeley, UCLA, USC, Missis-
  387.   sippi State, and ITD.  The tool development has been funded by DARPA
  388.   under the Rapid Prototyping Contract headed by Bob Brodersen (UC Berke-
  389.   ley).  LAGER 3.0 was described in MUG 15.
  390.  
  391.   Send email to reese@erc.msstate.edu if you are interested in obtaining
  392.   the toolset via FTP. If you cannot get the distribution via ftp then send
  393.   one 1/4" 600 ft. tape OR an 8 mm tape (Exabyte compatible) to Bob Reese
  394.   by phone at (601)-325-3670 or at one of the following addresses:
  395.  
  396.           (US Mail Address)
  397.           P.O. Box 6176
  398.           Mississippi State, MS 39762
  399.  
  400.           (FEDEX)
  401.           2 Research Boulevard
  402.           Starkville, MS 39759
  403.  
  404.   Be sure to include a return FEDEX waybill we can use to ship your tape
  405.   back to you. Instead of sending a tape and FEDX waybill, you can also
  406.   just send us a check for $75 and we will send you back a tape.  Make the
  407.   check payable to Mississippi State Univ.  The tape will be written on a
  408.   high density tape drive (150 Mb).  Older low density SUN tape drives (60
  409.   Mb) cannot read this format so you need to have access to one of SUN's
  410.   newer tape drives.
  411.  
  412. 24: BLIS (Current version 2.0):
  413.  
  414.   (From their announcement posted here)
  415.  
  416.   BLIS (Behavior-to-Logic Interactive Synthesis) is an environment for the
  417.   synthesis of digital circuits from high-level descriptions.  Version 2.0
  418.   supports functional-level synthesis starting from the ELLA hardware
  419.   description language.  Other languages can easily be supported by inter-
  420.   facing a parser to the internal data-flow representation of BLIS.
  421.  
  422.   BLIS is distributed through the Industrial Liason's Program (ILP) Office
  423.   of the UCB EECS department.  The cost of $250 covers media and distribu-
  424.   tion charges.  Binaries are provided for SUN4 and DEC MIPS architectures
  425.   but BLIS should compile on most other machines supported by the GNU C and
  426.   C++ compilers (e.g. HP, vax, etc).  ELLA language documentation and simu-
  427.   lator are not supplied with the BLIS distribution, but can be obtained
  428.   from Computer General.
  429.  
  430. 25: COSMOS and BDD
  431.  
  432.   (From their announcement posted here)
  433.  
  434.                 Obtaining and installing COSMOS and BDD.
  435.  
  436.   The COSMOS package generates switch-level simulators for MOS circuits.
  437.   The BDD package is a subset of COSMOS providing a set of library routines
  438.   for symbolic Boolean manipulation.
  439.  
  440.   To obtain a copy of either COSMOS or BDD via FTP:
  441.  
  442.   1. Create an appropriate subdirectory.  For COSMOS, you may want to
  443.      create a symbolic link /usr/cosmos to this directory, although this is
  444.      not essential.
  445.  
  446.   2. Connect to the subdirectory
  447.  
  448.   3. FTP to n3.sp.cs.cmu.edu (login anonymous, password
  449.      yourname@your.host.name)
  450.  
  451.   4. Type:
  452.  
  453.              cd /usr/cosmos/ftp
  454.              ls
  455.  
  456.   5. Select which version of the code you want.  The files are named
  457.      bdd.XXX.YYY.tar.Z and cosmos.XXX.YYY.tar.Z, where XXX.YYY is the ver-
  458.      sion number.  Generally you should select the highest numbered ver-
  459.      sion.
  460.  
  461.   6. 6. Type:
  462.              get <FILE> (where <FILE> is the file name of the selected ver-
  463.      sion).
  464.              get README
  465.              quit
  466.  
  467.   7. Follow the instructions in README
  468.  
  469.   8. Send the following information to cosmos@cs.cmu.edu
  470.  
  471.              Your name
  472.              Your postal address
  473.              Your net address
  474.              The file retrieved
  475.              The date of your retrieval
  476.  
  477.   COSMOS and BDD are made available with the understanding that no part of
  478.   it will be redistributed further without permission.
  479.  
  480.   Last updated 18 July 1991 by Derek Beatty.
  481.  
  482.   26: ITEM
  483.  
  484.   (Taken from the item.news file contained in the package:)
  485.  
  486.   The first public release of ITEM, UCSC's logic minimizer using if-then-
  487.   else DAGs, was made 2 January 1991.  The system is available by anonymous
  488.   ftp from ftp.cse.ucsc.edu, in directory pub/item as a compressed tar
  489.   archive (item.tar.Z).  Also available are tech reports about the algo-
  490.   rithms and data structures (88-28, 88-29, and 90-43).
  491.  
  492.   ITEM can also be found at ftp.cse.ucsc.edu in the pub/item directory.
  493.  
  494. 27: PADS logic/PADS PCB:
  495.  
  496.   While this is a commercial product, they have just recently made avail-
  497.   able a shareware version.  This version is fully functional and indenti-
  498.   cal to their schematic capture and PCB autoplace and route software
  499.   except that it is limited to about 50 components.  It is available for
  500.   IBM PC/PC compatibles directly from PADS, or from anynonmous ftp at
  501.   several sites including wuarchive.wustl.edu in
  502.   /mirrors/msdos/cad/pads*.zip.  There is a $50 registration fee if you
  503.   would like to get future updates from them.
  504.  
  505. 28: Another PCB Layout Package:
  506.  
  507.   (from Randy Nevin <randyn@microsoft.com>:)
  508.  
  509.   I'm distributing a freely-copyable software package to do autorouting of
  510.   (1- and 2-layer) printed circuit boards on a PC or compatible. It is
  511.   written in C (with a little .asm), and all source code is included. There
  512.   is an autorouter, a board viewer, a rat nest viewer, and some output
  513.   filters which generate postscript and hp laserjet output files. There is
  514.   no charge, but I maintain the copyright (it is not public domain). If you
  515.   want to read about it, I published an article on autorouting algorithms
  516.   in the sept '89 dr. dobb's journal. ega is required (for the viewing pro-
  517.   grams). If you'd like to get the software, send me a stamped, self-
  518.   addressed floppy mailer and a floppy. I can handle 5.25" 360K or 1.2M, or
  519.   3.5" 1.4M, but if you send 360K there is some extra code that I won't be
  520.   able to fit on the disk, so high density is better.
  521.  
  522.   I developed this software at home on my own time, and it is not related
  523.   to what I do for my employer, so I will not use my employer's email
  524.   resource to distribute it. however, it is available for anonymous ftp
  525.   access on wsmr-simtel20.army.mil in PD1:<MSDOS.CAD>PCB.ARC, last I heard.
  526.   I do not keep simtel up to date. But the version there is useable, and
  527.   does include all source code.
  528.  
  529.           Randy Nevin
  530.           24135 SE 16th PL
  531.           Issaquah, WA 98027
  532.  
  533. 29: Magic (Current version 6.3):
  534.  
  535.   This is a polygon based lsi layout editor.  It is capable of reading and
  536.   writing magic, calma (version 3.0, corresponding to GDS II Release 5.1),
  537.   and cif.  It is available for anonymous ftp from gatekeeper.dec.com in
  538.   /pub/DEC/magic.
  539.  
  540. 30: PSpice:
  541.  
  542.   This is a commercial product, however, they do have a student version
  543.   that is available (limited to around 16 transistors).
  544.  
  545.           PC dos version: 5.0 wuarchive.wustl.edu in
  546.                           /mirrors/msdos/electrical/,
  547.                           pspice5a.zip, pspice5b.zip, pspice5c.zip
  548.  
  549.           PC windows3 version 5.1: WSMR-SIMTEL20.Army.Mil in
  550.                           pd1:<msdos.windows3>
  551.                           called PSPIC51A.ZIP and PSPIC51B.ZIP
  552.  
  553.           Mac version 5.1: wuarchive.wustl.edu in
  554.                           /mirrors/info-mac/app/pspice-51.hqx
  555.  
  556.   The PC version is also available at a number of U.S. and non-U.S. sites.
  557.  
  558. 31: Esim:
  559.  
  560.   A new version of the switch-level simulator ESIM that can handle CMOS
  561.   transmission gates is available through MUG, ftp venera.isi.edu
  562.   (128.9.0.32))
  563.  
  564. 32: Isplice3 (Current version 2.0):
  565.  
  566.   This is a high level simulator, I do not know much more then that.  It is
  567.   available via anonymous ftp from uicadb.csl.uiuc.edu.
  568.  
  569. 33: Watand:
  570.  
  571.   (From Phil Munro's posting <FC138001@ysub.ysu.edu>)
  572.  
  573.   Spice is not the only circuit simulator available.  There is one called
  574.   WATAND (WATerloo ANalysis and Design) which runs on a mainframe (and some
  575.   other workstations).  We use it here under CMS on our mainframe computer.
  576.  
  577.   Unlike Spice and its derivatives, Watand is a fully *interactive* pro-
  578.   gram; that is, one enters an environment where analyses can be run and
  579.   rerun, values changed and queried, options changed, and even different
  580.   circuits can be run, all without leaving the environment.
  581.  
  582.      "WATAND Users Manual", by Dr. Phil Munro, April 1992, 233 pages,
  583.      unbound, $7.00 plus whatever shipping charges the bookstore might ask
  584.      of you.
  585.  
  586.      "WATAND Introduction and Examples", by Dr. P. Munro, September 1991,
  587.      160 pages, spiral bound, incomplete edition Chapters 1 - 10.  The cost
  588.      is $4 or $5, I think, plus shipping.
  589.  
  590.                You should write to Youngstown State University Bookstore
  591.                                Youngstown, Ohio 44555
  592.  
  593.   Watand itself is available from Mark O'Leavey, Waterloo Engineering
  594.   Software, 22 King St. S., Suite 302, Waterloo, Ontario, CANADA, N2L 1C6.
  595.   Fax: (519) 746-7931 Phone: (519) 741-8097. It's currently only available
  596.   for DECStation and Sparcstation.
  597.  
  598. 34: Caltech VLSI CAD Tools:
  599.  
  600.   (From John Lazzaro <lazzaro@boom.CS.Berkeley.EDU>)
  601.  
  602.                      Caltech VLSI CAD Tool Distribution
  603.  
  604.   We are offering to the Internet community a pre-release version of the
  605.   Caltech electronic CAD system for analog VLSI neural networks.  This dis-
  606.   tribution contains tools for schematic capture, netlist creation, and
  607.   analog and digital simulation (log), IC mask layout, extraction, and DRC
  608.   (wol), simple chip compilation (wolcomp), MOSIS fabrication request gen-
  609.   eration (mosis), netlist comparison (netcmp), data plotting (view) and
  610.   postscript graphics editing (until). These tools were used exclusively
  611.   for the design and test of all the integrated circuits described in
  612.   Carver Mead's book "Analog VLSI and Neural Systems".  Until was used as
  613.   the primary tool for figure creation for the book.  The distribution also
  614.   contains an example of an analog VLSI chip that was designed and fabri-
  615.   cated with these tools, and an example of an Actel field-programmable
  616.   gate array design that was simulated and converted to Actel format with
  617.   these tools.
  618.  
  619.   These tools are distributed under a license very similar to the GNU
  620.   license; the minor changes protect Caltech from liability.
  621.  
  622.   To use these tools, you need:
  623.  
  624.   1) A unix workstation that runs X11r3, X11r4, or Openwindows
  625.  
  626.   2) A color screen
  627.  
  628.   3) Gcc or other ANSI-standard compiler
  629.  
  630.   Right now only Sun Sparcstations are officially supported, although
  631.   resourceful users have the tools running on Sun 3, HP Series 300, and
  632.   Decstations.  If don't have a Sparcstation or an HP 300, only take the
  633.   package if you feel confident in your C/Unix abilities to do the porting
  634.   required; someday soon we will integrate the changes back into the
  635.   sources officially, although many "ifdef mips" are already in the code.
  636.  
  637.   If you are interested in some or all of these tools,
  638.  
  639.   1) ftp to hobiecat.cs.caltech.edu on the Internet,
  640.  
  641.   2) log in as anonymous and use your username as the password
  642.  
  643.   3) cd ~ftp/pub/chipmunk
  644.  
  645.   4) copy the file README, that contains more information.
  646.  
  647.   European researchers can access these files through anonymous ftp using
  648.   the machine ifi.uio.no in Norway; the files are in the directory chip-
  649.   munk.  We are unable to help users who do not have Internet ftp access.
  650.  
  651. 35: Switcap2 (Current version 1.1):
  652.  
  653.   This is a switched capactor simulator.  It is available from:
  654.  
  655.                   SWITCAP Distribution centre,
  656.                   411 Low Memorial Library,
  657.                   New York,
  658.                   N.Y. 10027.
  659.  
  660. 36: Test Software for Abramovici Text:
  661.  
  662.   (Contributed by Mel Breuer of the Univ. of Southern California)
  663.  
  664.   Many faculty are using the text by Abramovici, Breuer, and Fried- man
  665.   entitled  "Digital Systems Testing and Testable Design" in a class on
  666.   testing.  They have expressed an interest to  supplement their  course
  667.   with software tools.  At USC we have developed such a suite of tools.
  668.   They include a  good  value  simulator,  fault simulator,  fault  col-
  669.   lapsing  module, and D-algorithm-based ATPG module for combinational
  670.   logic.  The software has  been  specifi- cally  designed  to  be easily
  671.   understood, modified and enhanced.  The algorithms follow those described
  672.   in the text.  The  software can  be  run  in many modes, such as one
  673.   module at a time, single step, interactively or as a batch process.  Stu-
  674.   dents can use  the software  "as  is"  to  study  the operation of the
  675.   various algo- rithms, e.g. simulation of a latch using different delay
  676.   models.  Also,  simple  programming  projects can be given, such as
  677.   extend the simulator from a 3-valued system to  a  5-valued  system;  or
  678.   change  the D-algorithm so that it only does single path sensiti- zation.
  679.   There  are  literally  over  50  interesting   software enhancements
  680.   that  can  be made by changing only a small part of the code.  The system
  681.   is written in C and runs on a SUN.
  682.  
  683.   If you are currently using the Abramovici text and would  like  a copy
  684.   of  this  software,  please  send a message to Prof. Melvin Breuer at
  685.   mb@poisson.usc.edu.
  686.  
  687. 37: Test Generation and Fault Simulation Software
  688.  
  689.   (Contributed by Dr. Dong Ha of Virginia Tech)
  690.  
  691.   Two automatic test pattern generators (ATPGs) and a fault simula- tor
  692.   for  combinational circuits were developed at Virginia Tech, and the
  693.   source codes of  the  tools  are  now  ready  for  public release.
  694.   ATLANTA is an ATPG for stuck-at faults.  It is based on the FAN algorithm
  695.   and a parallel-pattern,  single-fault  propaga- tion  technique.   It
  696.   consists of optional sessions using random pattern testing, deterministic
  697.   test pattern generation  and  test compaction.  SOPRANO is an ATPG for
  698.   stuck-open faults.  The algo- rithm of SOPRANO is similar to  ATLANTA
  699.   except  two  consecutive patterns  are  applied  to  detect a stuck-open
  700.   fault.  FSIM is a parallel-pattern, single-fault  simulator.   All  the
  701.   tools  are written  in  C.  The source codes are fully commented, and
  702.   README files contain user's manuals.  Technical papers about  the  tools
  703.   were  presented at DAC-90 and ITC-91. All three tools are free to univer-
  704.   sities.  Companies are requested to make a contribution  of $5000  but
  705.   will have free technical assistance.  For detailed in- formation, con-
  706.   tact:
  707.  
  708.              Dr. Dong Ha
  709.              Electrical Engineering
  710.              Virginia Tech
  711.              Blacksburg, VA 24061
  712.              TEL: 703-231-4942
  713.              FAX: 703-231-3362
  714.              dsha@vtvm1.cc.vt.edu
  715.  
  716. 38: Olympus Synthesis System
  717.  
  718.   (From Rajesh K. Gupta <rgupta@sirius.Stanford.EDU>)
  719.  
  720.   Recently there have been several enquiries about the Olympus Synthesis
  721.   System. Here are answers to some commonly asked questions. For details
  722.   please send mail to "synthesis@chronos.stanford.edu".
  723.  
  724.   1. What is Olympus Synthesis System?
  725.  
  726.   Olympus is a result of a continuing project on synthesis of digital cir-
  727.   cuits here at Stanford University. Currently, Olympus synthesis system
  728.   consists of a set of programs that perform synthesis tasks for synchro-
  729.   nous, non-pipelined circuits starting from a description in a hardware
  730.   description language, HardwareC.
  731.  
  732.   The output of synthesis is a technology independent netlist of gates.
  733.   This netlist can be input to logic synthesis and technology mapping tools
  734.   within Olympus or to UC Berkeley's mis/sis. Current technology mapping in
  735.   Olympus is targeted for LSI logic standard cells and a set of PGA archi-
  736.   tectures: Actel and Xilinx.
  737.  
  738.   2. How is Olympus distributed?
  739.  
  740.   The source code and documentation for Olympus is distributed via ftp.
  741.  
  742.   3. What are the system requirements for Olympus?
  743.  
  744.   Olympus has been tested on following hardware platforms: mips, sparc,
  745.   hp9000s300, hp9000s800, hp9000s700, vax.  All the programs in Olympus
  746.   come with a default menu-driven ASCII interface. There is also a graphi-
  747.   cal user interface, called "olympus", provided with the distribution.
  748.   This interface is written using Motif procedures.
  749.  
  750.   You would need about 40 MBytes of disk space to extract and compile the
  751.   system.
  752.  
  753.   4. How can I obtain a copy of Olympus?
  754.  
  755.   Olympus is distributed free of charge by Stanford University.  However,
  756.   it is not available via anonymous ftp. In order to obtain a copy please
  757.   send a mail to "olympus@chronos.stanford.edu" where an automatic-reply
  758.   mailer would send instructions for obtaining Olympus software.
  759.  
  760. 39: OASIS logic synthesis
  761.  
  762.   (From William R. Richards Jr. <richards@mcnc.org>)
  763.  
  764.   OASIS is a complete logic synthesis system based on the Logic3 HDL
  765.   develped at MCNC (unfortunately neither VHDL or Verilog compatible).
  766.   kk@mcnc.org is the person responsible for it. OASIS is available to US
  767.   universities for $500 and non-US universities for $600. Industrial
  768.   license is $3000.
  769.  
  770. 40: CAzM, a Spice-like table-based analog circuit simulator
  771.  
  772.   (From William R. Richards Jr. <richards@mcnc.org>)
  773.  
  774.   Second is CAzM, a Spice-like table-based analog circuit simulator. It
  775.   offers significant performance advantages over other Berkeley Spice
  776.   derivatives. It is used fairly extensively in our design community.  US
  777.   university license is $175, non-US $250. Commercial license is $800. It
  778.   comes with an X11- based signal viewing tool Sigview which is public
  779.   domain and may be anonymous ftp'd from mcnc.org. I am the primary contact
  780.   for CAzM at MCNC.
  781.  
  782. 41: Galaxy CAD, integrated environment for digital design for Macintosh
  783.  
  784.   Thanks to Simon Leung <sleung@sun1.atitech.ca>
  785.  
  786.   The Galaxy CAD System is an integrated environment for digital design and
  787.   for rapid prototyping of CAD tools and other software.  The system
  788.   currently includes schematic capture and simulation of both low-level and
  789.   high-level digital designs and is being expanded to include physical
  790.   design tools.  Galaxy runs on a number of 680X0 platforms, including the
  791.   Apple Macintosh, HP9000/3XX, Apollo Domain, and Atari ST.  Others will be
  792.   added according to demand.
  793.  
  794.   The Galaxy CAD System is an ideal environment for teaching digital
  795.   design.  It has been used successfully for both introductory logic design
  796.   and computer design courses at Wisconsin.  Some of the features of Galaxy
  797.   that make it suitable for education are:
  798.  
  799.   1.  Integrated multiple-window environment: All Galaxy tools run
  800.       concurrently in a multiple window environment.  Copying data
  801.       from one window to another is simple.  Any number of simulation
  802.       sessions can be active simultaneously.
  803.  
  804.   2.  Hierarchy: the schematic editor and simulator are both fully
  805.       hierarchical.  Building hierarchical designs is simple, including
  806.       creating symbols for modules.  The simulator is a true hierarchical
  807.       simulator: it does not require a time-consuming macro-expansion
  808.       step.
  809.  
  810.   3.  Integrated editing and simulation: Designs are edited and
  811.       simulated in the same environment.  Simulation input and output
  812.       can be shown directly on schematics, allowing direct manipulation
  813.       of net values.  Unlike other products, Galaxy does not require
  814.       modification of the schematic to insert "switch" and "light"
  815.       components.  In addition, Galaxy allows display of bus values in
  816.       hexadecimal directly on schematics to simplify debugging of
  817.       high-level designs.  Simulation I/O can also use waveforms,
  818.       text files, and tables.
  819.  
  820.   4.  Faults: Stuck-at faults can be introduced on the schematic
  821.       editor and simulated immediately without rebuilding the
  822.       simulation model.  This provides an excellent way to display
  823.       the effects of faults.
  824.  
  825.   5.  Buses: Galaxy supports specification and simulation of bus
  826.       structures, including complex extractions, fanouts, and bit
  827.       reversal.  Buses are specified by annotating nets with text.
  828.       For simulation, buses are kept intact so that multiple-bit
  829.       high-level components can be used.  Galaxy includes a library
  830.       of register-transfer components suitable for high-level
  831.       computer design and simulation.
  832.  
  833.   6.  Alternate specification of designs: In addition to schematics,
  834.       Galaxy users can specify design modules using a textual HDL
  835.       (GHDL) and using hardware flowcharts and state diagrams.  A
  836.       hierarchical design can mix these representations as desired.
  837.  
  838.   7.  High-quality PostScript output: Galaxy schematics are of excellent
  839.       quality.  Gates are drawn according to standard practices, e.g.,
  840.       OR gates are drawn with the correct circular arcs and not ellipses.
  841.  
  842.   8.  Uniform user interface: Galaxy tools have the same user interface
  843.       on all platforms, reducing student learning curves.  In fact,
  844.       the same tool OBJECT CODE runs on all platforms due to the unique
  845.       structure of Galaxy.
  846.  
  847.   9.  Adding new simulation primitives is straightforward.
  848.  
  849.   10. No cost: Galaxy is available for free via anonymous FTP (Apple
  850.       Macintosh version).  Other versions will be made available based
  851.       on demand.
  852.  
  853.   Galaxy is also an excellent environment for rapid prototyping of new CAD
  854.   tools.  By building on top of available resources, we have been able to
  855.   prototype new tools in days or weeks that would ordinarily have taken
  856.   months or years.  For more information, send e-mail.
  857.  
  858.   To obtain Galaxy CAD, connect to "eceserv0.ece.wisc.edu" using FTP.  Log
  859.   in as "anonymous" with password "guest".  Galaxy is in directory
  860.   "pub/galaxy".  The file "README" in that directory gives further instruc-
  861.   tions.  Please register as a user by sending e-mail to
  862.   "beetem@engr.wisc.edu".
  863.  
  864.   John F. Beetem
  865.   ECE Department
  866.   University of Wisconsin - Madison
  867.   Madison, WI  53706
  868.   USA
  869.   (608) 262-6229
  870.   beetem@engr.wisc.edu
  871.  
  872. 42: Gabriel DSP development system
  873.  
  874.   The Gabriel software is available via ftp from copernicus.Berkeley.EDU
  875.   (128.32.240.37).  It's not quite "anonymous": you can use anonymous ftp
  876.   to get the license agreement.  When you sign that and mail it back to us,
  877.   we give you the password to an ftp account that allows you to grab the
  878.   actual software.  It's free, just not anonymous.  :-)
  879.  
  880.   For the uninitiated, Gabriel is a block diagram programming environment
  881.   for DSP that runs on Sun 3 and Sun 4 workstations.  It can simulate DSP
  882.   designs, generate assembly code for Motorola DSP56000 and DSP96000 chips,
  883.   and automatically perform parallel scheduling when multiple DSP chips are
  884.   used.
  885.  
  886.   For more information, ftp to copernicus.Berkeley.EDU, log in as
  887.   "anonymous" (any password will do), and grab the files "gabriel-
  888.   overview", "gabriel-release-info", and "gabriel-license.shar".  Be warned
  889.   that a new version of Gabriel will be out by the end of January, so if
  890.   you're interested in it, it might pay to wait until then.
  891.  
  892.   Phil Lapsley
  893.   phil@ucbarpa.Berkeley.EDU
  894.  
  895. 43: WireC graphical/procedural system for schematic information
  896.  
  897.   (From Larry McMurchie <larry@cs.washington.edu>)
  898.  
  899.   WireC is a graphical specification language that combines schematics with
  900.   procedural constructs for describing complex microelectronic systems.
  901.   WireC allows the designer to choose the appropriate representation,
  902.   either graphical or procedural, at a fine-grain level depending on the
  903.   characteristics of the circuit being designed.  Drawing traditional
  904.   schematic symbols and their interconnections provides fast intuitive
  905.   interaction with a circuit design while procedural constructs give the
  906.   power and flexibility to describe circuit structures algorithmically and
  907.   allow single descriptions to represent whole families of devices.
  908.  
  909.   The procedural capability of WireC allows other CAD tools to be incor-
  910.   porated into the design system.  For example, we have defined an inter-
  911.   face to the SIS logic synthesis system wherein the designer can represent
  912.   part of the system behaviorally.  WireC invokes logic synthesis on these
  913.   components to produce a structural description that can be incorporated
  914.   into the rest of the design.
  915.  
  916.   Libraries of devices defining a particular netlist output format may be
  917.   defined by the user. The libraries currently distributed with WireC
  918.   include a default CMOS gate library whose output is the SIM format.  This
  919.   format can be simulated with COSMOS or IRSIM and compared against a cir-
  920.   cuit extracted from layout.  This library also includes devices that
  921.   allow a behavioral description to be synthesized and mapped using MIS or
  922.   SIS and incorporated into a larger circuit.
  923.  
  924.   Another library is the xnf library for designing systems with Xilinx
  925.   FPGAs.  Written by Jackson Kong, Martine Schlag and Pak Chan of UCSC,
  926.   this library contains devices specific to the 2000 and 3000 series Xilinx
  927.   LCA's.  In addition to drawing the devices explicitly, one can represent
  928.   parts of a circuit with equations and have these synthesized automati-
  929.   cally.
  930.  
  931.   Currently in progress is a library of CMOS gates for Cascade Design
  932.   Automation's ChipCrafter product.  WireC provides a mixed
  933.   schematic/procedural design frontend for ChipCrafter, which uses module
  934.   generation, timing analysis and place and route software to create a phy-
  935.   sical layout from the WireC design specification.
  936.  
  937.   WireC was written by Larry McMurchie, Carl Ebeling, Zhanbing Wu and Ed
  938.   Tellman.  We are interested in any libraries you may develop and will
  939.   provide a limited degree of support.
  940.  
  941.   WireC requires an X-Windows compatible environment and a C++ compiler
  942.   such as Gnu G++ and AT&T CC.  WireC is available via ftp on the Internet.
  943.   For details send mail to
  944.  
  945.   larry@cs.washington.edu ebeling@cs.washington.edu
  946.  
  947. 44: LateX circuit symbols for schematic generation
  948.  
  949.   (From Adrian Johnstone <adrian@cs.rhbnc.ac.uk)
  950.  
  951.   A set of circuit schematic symbols are available for use in LaTeX picture
  952.   mode. The set includes all basic logic gates in four orientations, FETs,
  953.   power supply pins, transmission gates, capacitors, resistors and wiring
  954.   T-junctions. All pins are on a 1mm grid and the symbols are designed to
  955.   be easily used with Georg Horn's TeXcad program: we even supply you with
  956.   a palette picture file that displays all 52 symbols in a compact grid
  957.   that you can cut and paste from within TeXcad. Each symbol lives in its
  958.   own .mac file and is defined as a 'savebox' so as to reduce memory con-
  959.   sumption. You must add the [bezier] option to your 'documentstyle' com-
  960.   mand. A small manual is provided in both Postscript and .dvi forms.
  961.  
  962.   The files lcircuit.zip and lcircuit.tar are available for anonymous ftp
  963.   from cscx.cs.rhbnc.ac.uk (134.219.200.45) in directory pub/lcircuit. I
  964.   will also be uploading them to various ftp servers in the coming week.
  965.  
  966. 45: Tanner Research Tools (Ledit and LVS)
  967.  
  968.   (From Bhusan Gupta <bgupta@micro.caltech.edu>)
  969.  
  970.   There is a "low" cost tool from Tanner Research (Pasadena, Ca) called LVS
  971.   that will compare two spice decks.  It is a tool that is still evolving
  972.   and is flexible. It can be a lifesaver if you have to compare spice
  973.   decks. It is much easier to use than netcmp/netcomp (the caltech VLSI
  974.   tools). I realize that this is a commercial tool for $, but the only rea-
  975.   son I suggest it is that it isn't as expensive as a tool from a main-line
  976.   CAD vendor.  (University pricing is around $245 for the PC version, and
  977.   $995 for the commercial version.)
  978.  
  979.   Tanner also sells a layout mask editor called Ledit which they sell for
  980.   the PC, Sun, HP, and Mac platforms. It has a DRC tool, extract to spice,
  981.   a cross-section viewer, etc for additional money.  The cross-section
  982.   viewer is neat gadget in that given some of your design, it will show
  983.   what the vertical cross-section looks like.  Demo versions are available.
  984.  
  985.   For more info contact Tanner Research - 180 N. Vinedo Ave. Pasadena 91107
  986.   (818) 792-3000 or fax (818) 792-0300.
  987.  
  988.