home *** CD-ROM | disk | FTP | other *** search
/ NetNews Usenet Archive 1992 #31 / NN_1992_31.iso / spool / comp / lsi / 755 next >
Encoding:
Internet Message Format  |  1992-12-23  |  788 b 

  1. Xref: sparky comp.lsi:755 comp.lsi.cad:1250
  2. Newsgroups: comp.lsi,comp.lsi.cad
  3. Path: sparky!uunet!psinntp!newstand.syr.edu!lynx.cat.syr.edu!bcarlson
  4. From: bcarlson@lynx.cat.syr.edu (Brad Carlson)
  5. Subject: yield estimation in digital CMOS VLSI
  6. Message-ID: <1992Dec23.145317.19667@newstand.syr.edu>
  7. Organization: Syracuse University
  8. Date: Wed, 23 Dec 92 14:53:17 EST
  9. Lines: 11
  10.  
  11. Please reply to bcarlson@sbee.sunysb.edu
  12.  
  13. Can anybody tell me if a model exists for the distribution of the delay of a
  14. digital CMOS VLSI circuit as a function of process parameter variation?
  15. That is, given the nominal delay of a circuit, I want to estimate
  16. the yield for a given operating frequency.
  17. References to articles describing such a model are sufficient.
  18.  
  19. Thanks in advance,
  20. Brad Carlson
  21. SUNY Stony Brook
  22.