home *** CD-ROM | disk | FTP | other *** search
/ PC World 2002 July & August / PCWorld_2002-07-08_cd.bin / Software / Topware / hackman / _SETUP.1 / ModuleB.dat < prev    next >
Text File  |  1998-09-12  |  20KB  |  315 lines

  1. <BOUND>
  2. [1]
  3. "BOUND: Check Array Index Against Bounds"
  4. ""
  5. "Determines if the first operand (array index) is within the bounds of an array specified the second operand (bounds operand). The array index is a signed integer located in a register. The bounds operand is a memory location that contains a pair of signed doubleword-integers (when the operand-size attribute is 32) or a pair of signed word-integers (when the operand-size attribute is 16). The first doubleword (or word) is the lower bound of the array and the second doubleword (or word) is the upper bound of the array. The array index must be greater than or equal to the lower bound and less than or equal to the upper bound plus the operand size in bytes. If the index is not within bounds, a BOUND range exceeded exception (#BR) is signaled. (When a this exception is generated, the saved return instruction pointer points to the BOUND instruction.)"
  6. "The bounds limit data structure (two words or doublewords containing the lower and upper limits of the array) is usually placed just before the array itself, making the limits addressable via a constant offset from the beginning of the array. Because the address of the array already will be present in a register, this practice avoids extra bus cycles to obtain the effective address of the array bounds."
  7. [2]
  8. "IF (ArrayIndex < LowerBound OR ArrayIndex > (UppderBound + OperandSize/8]))"
  9. "(* Below lower bound or above upper bound *)"
  10. "THEN"
  11. "#BR;"
  12. "FI;"
  13. [3]
  14. "None."
  15. [4]
  16. "Protected Mode Exceptions"
  17. ""
  18. "#BR If the bounds test fails."
  19. "#UD If second operand is not a memory location."
  20. "#GP(0) If a memory operand effective address is outside the CS, DS, ES, FS, or GS segment limit. If the DS, ES, FS, or GS register contains a null segment selector."
  21. "#SS(0) If a memory operand effective address is outside the SS segment limit."
  22. "#PF(fault-code) If a page fault occurs."
  23. "#AC(0) If alignment checking is enabled and an unaligned memory reference is made while the current privilege level is 3."
  24. ""
  25. "Real-Address Mode Exceptions"
  26. ""
  27. "#BR If the bounds test fails."
  28. "#UD If second operand is not a memory location."
  29. "#GP If a memory operand effective address is outside the CS, DS, ES, FS, or GS segment limit."
  30. "#SS If a memory operand effective address is outside the SS segment limit."
  31. ""
  32. "Virtual-8086 Mode Exceptions"
  33. ""
  34. "#BR If the bounds test fails."
  35. "#UD If second operand is not a memory location."
  36. "#GP(0) If a memory operand effective address is outside the CS, DS, ES, FS, or GS segment limit."
  37. "#SS(0) If a memory operand effective address is outside the SS segment limit."
  38. "#PF(fault-code) If a page fault occurs."
  39. "#AC(0) If alignment checking is enabled and an unaligned memory reference is made."
  40. [5]
  41. "62 / r BOUND r16,m16&16 Check if r16 (array index) is within bounds specified by m16&16"
  42. "62 / r BOUND r32,m32&32 Check if r32 (array index) is within bounds specified by m16&16"
  43. [6]
  44. </BOUND>
  45. <BSF>
  46. [1]
  47. "BSF: Bit Scan Forward"
  48. ""
  49. "Searches the source operand (second operand) for the least significant set bit (1 bit). If a least significant 1 bit is found, its bit index is stored in the destination operand (first operand). The source operand can be a register or a memory location; the destination operand is a register. The bit index is an unsigned offset from bit 0 of the source operand. If the contents source operand are 0, the contents of the destination operand is undefined."
  50. [2]
  51. "IF SRC = 0"
  52. "THEN"
  53. "ZF ¼ 1;"
  54. "DEST is undefined;"
  55. "ELSE"
  56. "ZF ¼ 0;"
  57. "temp ¼ 0;"
  58. "WHILE Bit(SRC, temp) = 0"
  59. "DO"
  60. "temp ¼ temp + 1;"
  61. "DEST ¼ temp;"
  62. "OD;"
  63. "FI;"
  64. [3]
  65. "The ZF flag is set to 1 if all the source operand is 0; otherwise, the ZF flag is cleared. The CF, OF, SF, AF, and PF, flags are undefined."
  66. [4]
  67. "Protected Mode Exceptions"
  68. ""
  69. "#GP(0) If a memory operand effective address is outside the CS, DS, ES, FS, or GS segment limit. If the DS, ES, FS, or GS register contains a null segment selector."
  70. "#SS(0) If a memory operand effective address is outside the SS segment limit."
  71. "#PF(fault-code) If a page fault occurs."
  72. "#AC(0) If alignment checking is enabled and an unaligned memory reference is made while the current privilege level is 3."
  73. ""
  74. "Real-Address Mode Exceptions"
  75. ""
  76. "#GP If a memory operand effective address is outside the CS, DS, ES, FS, or GS segment limit."
  77. "#SS If a memory operand effective address is outside the SS segment limit."
  78. ""
  79. "Virtual-8086 Mode Exceptions"
  80. ""
  81. "#GP(0) If a memory operand effective address is outside the CS, DS, ES, FS, or GS segment limit."
  82. "#SS(0) If a memory operand effective address is outside the SS segment limit."
  83. "#PF(fault-code) If a page fault occurs."
  84. "#AC(0) If alignment checking is enabled and an unaligned memory reference is made."
  85. [5]
  86. "0F BC BSF r16,r/m16 Bit scan forward on r/m16"
  87. "0F BC BSF r32,r/m32 Bit scan forward on r/m32"
  88. [6]
  89. </BSF>
  90. <BSR>
  91. [1]
  92. "BSR: Bit Scan Reverse"
  93. ""
  94. "Searches the source operand (second operand) for the most significant set bit (1 bit). If a most significant 1 bit is found, its bit index is stored in the destination operand (first operand). The source operand can be a register or a memory location; the destination operand is a register. The bit index is an unsigned offset from bit 0 of the source operand. If the contents source operand are 0, the contents of the destination operand is undefined."
  95. [2]
  96. "IF SRC = 0"
  97. "THEN"
  98. "ZF ¼ 1;"
  99. "DEST is undefined;"
  100. "ELSE"
  101. "ZF ¼ 0;"
  102. "temp ¼ OperandSize ' 1;"
  103. "WHILE Bit(SRC, temp) = 0"
  104. "DO"
  105. "temp ¼ temp - 1;"
  106. "DEST ¼ temp;"
  107. "OD;"
  108. "FI;"
  109. [3]
  110. "The ZF flag is set to 1 if all the source operand is 0; otherwise, the ZF flag is cleared. The CF, OF, SF, AF, and PF, flags are undefined."
  111. [4]
  112. "Protected Mode Exceptions"
  113. ""
  114. "#GP(0) If a memory operand effective address is outside the CS, DS, ES, FS, or GS segment limit. If the DS, ES, FS, or GS register contains a null segment selector."
  115. "#SS(0) If a memory operand effective address is outside the SS segment limit."
  116. "#PF(fault-code) If a page fault occurs."
  117. "#AC(0) If alignment checking is enabled and an unaligned memory reference is made while the current privilege level is 3."
  118. ""
  119. "Real-Address Mode Exceptions"
  120. "#GP If a memory operand effective address is outside the CS, DS, ES, FS, or GS segment limit."
  121. "#SS If a memory operand effective address is outside the SS segment limit."
  122. ""
  123. "Virtual-8086 Mode Exceptions"
  124. ""
  125. "#GP(0) If a memory operand effective address is outside the CS, DS, ES, FS, or GS segment limit."
  126. "#SS(0) If a memory operand effective address is outside the SS segment limit."
  127. "#PF(fault-code) If a page fault occurs."
  128. "#AC(0) If alignment checking is enabled and an unaligned memory reference is made."
  129. [5]
  130. "0F BD BSR r16,r/m16 Bit scan reverse on r/m16"
  131. "0F BD BSR r32,r/m32 Bit scan reverse on r/m32"
  132. [6]
  133. </BSR>
  134. <BSWAP>
  135. [1]
  136. "BSWAP: Byte Swap"
  137. ""
  138. "Reverses the byte order of a 32-bit (destination) register: bits 0 through 7 are swapped with bits 24 through 31, and bits 8 through 15 are swapped with bits 16 through 23. This instruction is provided for converting little-endian values to big-endian format and vice versa."
  139. "To swap bytes in a word value (16-bit register), use the XCHG instruction. When the BSWAP instruction references a 16-bit register, the result is undefined."
  140. ""
  141. "Intel Architecture Compatibility"
  142. ""
  143. "The BSWAP instruction is not supported on Intel Architecture processors earlier than the Intel486 processor family. For compatibility with this instruction, include functionally equivalent code for execution on Intel processors earlier than the Intel486 processor family."
  144. [2]
  145. "TEMP ¼ DEST"
  146. "DEST(7..0) ¼ TEMP(31..24)"
  147. "DEST(15..8) ¼ TEMP(23..16)"
  148. "DEST(23..16) ¼ TEMP(15..8)"
  149. "DEST(31..24) ¼ TEMP(7..0)"
  150. [3]
  151. "None."
  152. [4]
  153. "(All Operating Modes)"
  154. "None."
  155. [5]
  156. "0F C8+ rd BSWAP r32 Reverses the byte order of a 32-bit register."
  157. [6]
  158. </BSWAP>
  159. <BT>
  160. [1]
  161. "BT: Bit Test"
  162. ""
  163. "Selects the bit in a bit string (specified with the first operand, called the bit base) at the bit-position designated by the bit offset operand (second operand) and stores the value of the bit in the CF flag. The bit base operand can be a register or a memory location; the bit offset operand can be a register or an immediate value. If the bit base operand specifies a register, the instruction takes the modulo 16 or 32 (depending on the register size) of the bit offset operand, allowing any bit position to be selected in a 16- or 32-bit register, respectively. If the bit base operand specifies a memory location, it represents the address of the byte in memory that contains the bit base (bit 0 of the specified byte) of the bit string. The offset operand then selects a bit position within the range -2 31 to 2 31 - 1 for a register offset and 0 to 31 for an immediate offset."
  164. "Some assemblers support immediate bit offsets larger than 31 by using the immediate bit offset field in combination with the displacement field of the memory operand. In this case, the low-order 3 or 5 bits (3 for 16-bit operands, 5 for 32-bit operands) of the immediate bit offset are stored in the immediate bit offset field, and the high-order bits are shifted and combined with the byte displacement in the addressing mode by the assembler. The processor will ignore the high order bits if they are not zero."
  165. "When accessing a bit in memory, the processor may access 4 bytes starting from the memory address for a 32-bit operand size, using by the following relationship:"
  166. ""
  167. "Effective Address + (4 * (BitOffset DIV 32))"
  168. ""
  169. "Or, it may access 2 bytes starting from the memory address for a 16-bit operand, using this rela-tionship:"
  170. ""
  171. "Effective Address + (2 * (BitOffset DIV 16))"
  172. ""
  173. "It may do so even when only a single byte needs to be accessed to reach the given bit. When using this bit addressing mechanism, software should avoid referencing areas of memory close to address space holes. In particular, it should avoid references to memory-mapped I/O registers. Instead, software should use the MOV instructions to load from or store to these addresses, and use the register form of these instructions to manipulate the data."
  174. [2]
  175. "CF ¼ Bit(BitBase, BitOffset)"
  176. [3]
  177. "The CF flag contains the value of the selected bit. The OF, SF, ZF, AF, and PF flags are undefined."
  178. [4]
  179. "Protected Mode Exceptions"
  180. ""
  181. "#GP(0) If a memory operand effective address is outside the CS, DS, ES, FS, or GS segment limit. If the DS, ES, FS, or GS register contains a null segment selector."
  182. "#SS(0) If a memory operand effective address is outside the SS segment limit."
  183. "#PF(fault-code) If a page fault occurs."
  184. "#AC(0) If alignment checking is enabled and an unaligned memory reference is made while the current privilege level is 3."
  185. ""
  186. "Real-Address Mode Exceptions"
  187. ""
  188. "#GP If a memory operand effective address is outside the CS, DS, ES, FS, or GS segment limit."
  189. "#SS If a memory operand effective address is outside the SS segment limit."
  190. ""
  191. "Virtual-8086 Mode Exceptions"
  192. ""
  193. "#GP(0) If a memory operand effective address is outside the CS, DS, ES, FS, or GS segment limit."
  194. "#SS(0) If a memory operand effective address is outside the SS segment limit."
  195. "#PF(fault-code) If a page fault occurs."
  196. "#AC(0) If alignment checking is enabled and an unaligned memory reference is made."
  197. [5]
  198. "0F A3 BT r/m16,r16 Store selected bit in CF flag"
  199. "0F A3 BT r/m32,r32 Store selected bit in CF flag"
  200. "0F BA /4 ib BT r/m16,imm8 Store selected bit in CF flag"
  201. "0F BA /4 ib BT r/m32,imm8 Store selected bit in CF flag"
  202. [6]
  203. </BT>
  204. <BTC>
  205. [1]
  206. "BTC: Bit Test and Complement"
  207. ""
  208. "Selects the bit in a bit string (specified with the first operand, called the bit base) at the bit-position designated by the bit offset operand (second operand), stores the value of the bit in the CF flag, and complements the selected bit in the bit string. The bit base operand can be a register or a memory location; the bit offset operand can be a register or an immediate value. If the bit base operand specifies a register, the instruction takes the modulo 16 or 32 (depending on the register size) of the bit offset operand, allowing any bit position to be selected in a 16- or 32-bit register, respectively (see Figure 3-1). If the bit base operand specifies a memory location, it represents the address of the byte in memory that contains the bit base (bit 0 of the specified byte) of the bit string. The offset operand then selects a bit position within the range -2 31 to 2 31 - 1 for a register offset and 0 to 31 for an immediate offset."
  209. "Some assemblers support immediate bit offsets larger than 31 by using the immediate bit offset field in combination with the displacement field of the memory operand. See 'BT: Bit Test' for more information on this addressing mechanism."
  210. [2]
  211. "CF ¼ Bit(BitBase, BitOffset)"
  212. "Bit(BitBase, BitOffset) ¼ NOT Bit(BitBase, BitOffset);"
  213. [3]
  214. "The CF flag contains the value of the selected bit before it is complemented. The OF, SF, ZF, AF, and PF flags are undefined."
  215. [4]
  216. "Protected Mode Exceptions"
  217. ""
  218. "#GP(0) If the destination operand points to a nonwritable segment. If a memory operand effective address is outside the CS, DS, ES, FS, or GS segment limit. If the DS, ES, FS, or GS register contains a null segment selector."
  219. "#SS(0) If a memory operand effective address is outside the SS segment limit."
  220. "#PF(fault-code) If a page fault occurs."
  221. "#AC(0) If alignment checking is enabled and an unaligned memory reference is made while the current privilege level is 3."
  222. ""
  223. "Real-Address Mode Exceptions"
  224. ""
  225. "#GP If a memory operand effective address is outside the CS, DS, ES, FS, or GS segment limit."
  226. "#SS If a memory operand effective address is outside the SS segment limit."
  227. ""
  228. "Virtual-8086 Mode Exceptions"
  229. ""
  230. "#GP(0) If a memory operand effective address is outside the CS, DS, ES, FS, or GS segment limit."
  231. "#SS(0) If a memory operand effective address is outside the SS segment limit."
  232. "#PF(fault-code) If a page fault occurs."
  233. "#AC(0) If alignment checking is enabled and an unaligned memory reference is made."
  234. [5]
  235. "0F BB BTC r/m16,r16 Store selected bit in CF flag and complement"
  236. "0F BB BTC r/m32,r32 Store selected bit in CF flag and complement"
  237. "0F BA /7 ib BTC r/m16,imm8 Store selected bit in CF flag and complement"
  238. "0F BA /7 ib BTC r/m32,imm8 Store selected bit in CF flag and complement"
  239. [6]
  240. </BTC>
  241. <BTR>
  242. [1]
  243. "BTR: Bit Test and Reset"
  244. ""
  245. "Selects the bit in a bit string (specified with the first operand, called the bit base) at the bit-position designated by the bit offset operand (second operand), stores the value of the bit in the CF flag, and clears the selected bit in the bit string to 0. The bit base operand can be a register or a memory location; the bit offset operand can be a register or an immediate value. If the bit base operand specifies a register, the instruction takes the modulo 16 or 32 (depending on the register size) of the bit offset operand, allowing any bit position to be selected in a 16- or 32-bit register, respectively. If the bit base operand specifies a memory location, it represents the address of the byte in memory that contains the bit base (bit 0 of the specified byte) of the bit string (see Figure 3-2). The offset operand then selects a bit position within the range -2 31 to 2 31 - 1 for a register offset and 0 to 31 for an immediate offset."
  246. "Some assemblers support immediate bit offsets larger than 31 by using the immediate bit offset field in combination with the displacement field of the memory operand. See 'BTùBit Test' for more information on this addressing mechanism."
  247. [2]
  248. "CF ¼ Bit(BitBase, BitOffset)"
  249. "Bit(BitBase, BitOffset) ¼ 0;"
  250. [3]
  251. "The CF flag contains the value of the selected bit before it is cleared. The OF, SF, ZF, AF, and PF flags are undefined."
  252. [4]
  253. "Protected Mode Exceptions"
  254. ""
  255. "#GP(0) If the destination operand points to a nonwritable segment. If a memory operand effective address is outside the CS, DS, ES, FS, or GS segment limit. If the DS, ES, FS, or GS register contains a null segment selector."
  256. "#SS(0) If a memory operand effective address is outside the SS segment limit."
  257. "#PF(fault-code) If a page fault occurs."
  258. "#AC(0) If alignment checking is enabled and an unaligned memory reference is made while the current privilege level is 3."
  259. ""
  260. "Real-Address Mode Exceptions"
  261. ""
  262. "#GP If a memory operand effective address is outside the CS, DS, ES, FS, or GS segment limit."
  263. "#SS If a memory operand effective address is outside the SS segment limit."
  264. ""
  265. "Virtual-8086 Mode Exceptions"
  266. ""
  267. "#GP(0) If a memory operand effective address is outside the CS, DS, ES, FS, or GS segment limit."
  268. "#SS(0) If a memory operand effective address is outside the SS segment limit."
  269. "#PF(fault-code) If a page fault occurs."
  270. "#AC(0) If alignment checking is enabled and an unaligned memory reference is made."
  271. [5]
  272. "0F B3 BTR r/m16,r16 Store selected bit in CF flag and clear"
  273. "0F B3 BTR r/m32,r32 Store selected bit in CF flag and clear"
  274. "0F BA /6 ib BTR r/m16,imm8 Store selected bit in CF flag and clear"
  275. "0F BA /6 ib BTR r/m32,imm8 Store selected bit in CF flag and clear"
  276. [6]
  277. </BTR>
  278. <BTS>
  279. [1]
  280. "BTS: Bit Test and Set"
  281. ""
  282. "Selects the bit in a bit string (specified with the first operand, called the bit base) at the bit-position designated by the bit offset operand (second operand), stores the value of the bit in the CF flag, and sets the selected bit in the bit string to 1. The bit base operand can be a register or a memory location; the bit offset operand can be a register or an immediate value. If the bit base operand specifies a register, the instruction takes the modulo 16 or 32 (depending on the register size) of the bit offset operand, allowing any bit position to be selected in a 16- or 32-bit register, respectively. If the bit base operand specifies a memory location, it represents the address of the byte in memory that contains the bit base (bit 0 of the specified byte) of the bit string. The offset operand then selects a bit position within the range -2 31 to 2 31 - 1 for a register offset and 0 to 31 for an immediate offset."
  283. "Some assemblers support immediate bit offsets larger than 31 by using the immediate bit offset field in combination with the displacement field of the memory operand. See 'BTùBit Test' for more information on this addressing mechanism."
  284. [2]
  285. "CF ¼ Bit(BitBase, BitOffset)"
  286. "Bit(BitBase, BitOffset) ¼ 1;"
  287. [3]
  288. "The CF flag contains the value of the selected bit before it is set. The OF, SF, ZF, AF, and PF  flags are undefined."
  289. [4]
  290. "Protected Mode Exceptions"
  291. ""
  292. "#GP(0) If the destination operand points to a nonwritable segment. If a memory operand effective address is outside the CS, DS, ES, FS, or GS segment limit. If the DS, ES, FS, or GS register contains a null segment selector."
  293. "#SS(0) If a memory operand effective address is outside the SS segment limit."
  294. "#PF(fault-code) If a page fault occurs."
  295. "#AC(0) If alignment checking is enabled and an unaligned memory reference is made while the current privilege level is 3."
  296. ""
  297. "Real-Address Mode Exceptions"
  298. ""
  299. "#GP If a memory operand effective address is outside the CS, DS, ES, FS, or GS segment limit."
  300. "#SS If a memory operand effective address is outside the SS segment limit."
  301. ""
  302. "Virtual-8086 Mode Exceptions"
  303. ""
  304. "#GP If a memory operand effective address is outside the CS, DS, ES, FS, or GS segment limit."
  305. "#SS If a memory operand effective address is outside the SS segment limit."
  306. "#PF(fault-code) If a page fault occurs."
  307. "#AC(0) If alignment checking is enabled and an unaligned memory reference is made."
  308. [5]
  309. "0F AB BTS r/m16,r16 Store selected bit in CF flag and set"
  310. "0F AB BTS r/m32,r32 Store selected bit in CF flag and set"
  311. "0F BA /5 ib BTS r/m16,imm8 Store selected bit in CF flag and set"
  312. "0F BA /5 ib BTS r/m32,imm8 Store selected bit in CF flag and set"
  313. [6]
  314. </BTS>
  315.