A continuaci≤n veremos las distintas representaciones disponibles en la memoria secundaria.
Pßgina no vßlida. Cualquier intento de utilizarla causarß un fallo de pßgina.
Pßgina vßlida. Esta pßgina no ha sido modificada desde que se carg≤ en memoria o desde la ultima vez que se escribi≤ en el swap. Por lo tanto, podrφa ser descartada si fuese necesario y su marco entregado a otra pßgina.
Pßgina vßlida. Esta pßgina ha sido modificada desde que se carg≤ en memoria o desde la ·ltima vez que se escribi≤ en el swap. Por lo tanto, en caso de necesitarla para otro proceso, tendrφa que ser escrita en el ßrea de swap, antes de poder entregar su marco a otra pßgina.
La pßgina no es vßlida, pero ya se le ha asignado un marco y pronto lo serß.
Esta representaci≤n pretende mostrar claramente el trayecto que seguirß la cabeza lectora para acceder a todos los bloques solicitados en funci≤n del algoritmo elegido.
Este marco estß libre.
Este marco estß asignado al proceso 1 y ha sido modificado desde que fue cargado, asφ que tendrß que ser escrito en el ßrea de swap antes de ser entregado a otro due±o.
Este marco esta asignado al proceso 2 y no ha sido modificado desde que fue cargado, asφ que no sera necesario escribirlo en el ßrea de swap. Podrß ser descartado y entregado a otro due±o.